FPGA开发教程:[2]新建和编写verilog程序
1、按照上一节的讲课内容新建工程。通过菜单file-new--选择verilog HDL File,在工程中添加verilog文件。
![FPGA开发教程:[2]新建和编写verilog程序](https://exp-picture.cdn.bcebos.com/890dfb4a2f27e7efd0e542b219dd3340b7f3f57a.jpg)
2、在打开的文件中编辑输入verilog程序。有两种方式,一种是通过在空白处,右键鼠标,选择Insert Templates,可直接插入模版,然后进行编辑和修改。
![FPGA开发教程:[2]新建和编写verilog程序](https://exp-picture.cdn.bcebos.com/025d87c0affce18626cb81c11f1fbee435daeb7a.jpg)
3、另一种是不使用插入模版的方式,直接手动输入。具体的verilog可参考有关资料,随便找一个完整的module都可以做例子练习。
![FPGA开发教程:[2]新建和编写verilog程序](https://exp-picture.cdn.bcebos.com/359bee5e4a237971f4f9bf6b93196120a6cde37a.jpg)
4、然后保存文件,保存的文件名字必须和module名字相同,保存时可以选择添加文件到工程,如果该步没有选择添加到工程,也可由在工程浏览器中右键添加文件。
![FPGA开发教程:[2]新建和编写verilog程序](https://exp-picture.cdn.bcebos.com/fab31cb375d7997baf10f3ebf9dade49600fd97a.jpg)
5、如果出现模块调用的情况时,可以把模块放在一个verilog文件中,但保存的文件名也要和其中一个module名字相同
![FPGA开发教程:[2]新建和编写verilog程序](https://exp-picture.cdn.bcebos.com/8a17b3042e6817e94c05274bd356d53da924ce7a.jpg)
6、编写完成后,将其设置为顶层文件,project --set as top le箪滹埘麽vel entiey.然后开始compile,compile后会出现report,可以通过报告了解资源使用情况,如果有了错误,进行修改重新compile。
![FPGA开发教程:[2]新建和编写verilog程序](https://exp-picture.cdn.bcebos.com/cd93a5665159854037ce2d51b5a23a42a17ac47a.jpg)